Zum Inhalt springen

W801

aus Schachcomputer.info Wiki, der freien Schachcomputer-Wissensdatenbank
Version vom 5. Dezember 2025, 21:46 Uhr von Chessguru (Diskussion | Beiträge) (Die Seite wurde neu angelegt: „Der W801-Chip ist ein sicheres IoT-Wi-Fi/Bluetooth-Dual-Mode-System-on-Chip (SoC). Er bietet eine umfassende Palette digitaler Funktionsschnittstellen. Der Chip unterstützt das 2,4-GHz-Wi-Fi-Kommunikationsprotokoll IEEE 802.11b/g/n, den BT/BLE-Dual-Mode-Betrieb und ist kompatibel mit dem BT/BLE 4.2-Protokoll. Der Chip integriert einen 32-Bit-CPU-Prozessor und verfügt über digitale Schnittstellen wie UART, GPIO, SPI, I2C, I2S, 7816, SDIO, ADC, PSRAM,…“)
(Unterschied) ← Nächstältere Version | Aktuelle Version (Unterschied) | Nächstjüngere Version → (Unterschied)

Der W801-Chip ist ein sicheres IoT-Wi-Fi/Bluetooth-Dual-Mode-System-on-Chip (SoC). Er bietet eine umfassende Palette digitaler Funktionsschnittstellen. Der Chip unterstützt das 2,4-GHz-Wi-Fi-Kommunikationsprotokoll IEEE 802.11b/g/n, den BT/BLE-Dual-Mode-Betrieb und ist kompatibel mit dem BT/BLE 4.2-Protokoll.

Der Chip integriert einen 32-Bit-CPU-Prozessor und verfügt über digitale Schnittstellen wie UART, GPIO, SPI, I2C, I2S, 7816, SDIO, ADC, PSRAM, LCD und TouchSensor.

Er unterstützt eine TEE-Sicherheitsengine, mehrere Hardware-Verschlüsselungs-/Entschlüsselungsalgorithmen und integriert einen DSP, eine Gleitkommaeinheit und eine Sicherheitsengine. Der Chip ermöglicht eine sichere Code-Berechtigung. Konfiguration.

Er verfügt über 2 MB Flash-Speicher und unterstützt mehrere Sicherheitsmaßnahmen, darunter verschlüsselte Firmware-Speicherung, Firmware-Signierung, sicheres Debugging und sichere Upgrades, um die Produktsicherheit zu gewährleisten. Geeignet für eine Vielzahl von IoT-Anwendungen, darunter intelligente Geräte, Smart Homes, intelligentes Spielzeug, drahtlose Audio-/Videogeräte, industrielle Steuerungen und medizinische Überwachung.

Merkmale

Gehäuse:

  • QFN56-Gehäuse, 6 mm x 6 mm

MCU-Spezifikationen:

  • Integrierter 32-Bit-XT804-Prozessor mit 240 MHz, mit integriertem DSP, Gleitkommaeinheit und Sicherheitsengine
  • 2 MB Flash-Speicher und 288 KB RAM
  • Integrierte PSRAM-Schnittstelle, die bis zu 64 MB externen PSRAM unterstützt
  • Sechs integrierte Hochgeschwindigkeits-UART-Schnittstellen
  • Vier integrierte 12-Bit-ADCs mit einer maximalen Abtastrate von 1 kHz
  • Eine integrierte Hochgeschwindigkeits-SPI-Schnittstelle mit Unterstützung für bis zu 50 MHz
  • Eine integrierte Master/Slave-SPI-Schnittstelle
  • Integrierte SDIO_HOST-Schnittstelle mit Unterstützung für SDIO2.0, SDHC, MMC4.2
  • Integriertes SDIO_DEVICE mit Unterstützung für SDIO2.0 und einem maximalen Durchsatz von 200 Mbit/s
  • Integrierte PSRAM-Erweiterungsschnittstelle mit Unterstützung für bis zu 64 MB
  • Integrierter I2C-Controller
  • Integrierter GPIO-Controller mit Unterstützung für bis zu 44 GPIO-Pins
  • Integrierte 5-Kanal-PWM-Schnittstelle
  • Integrierter Duplex-I²S-Controller
  • Integrierter LCD-Controller mit Unterstützung für 4x32-Schnittstelle
  • Integrierte 7816-Schnittstelle
  • Integrierte 15 Touch-Sensoren

Sicherheitsfunktionen:

  • MCU mit integrierter Tee-Sicherheitsengine, die eine Code-Unterscheidung zwischen sicheren und nicht sicheren Umgebungen ermöglicht
  • Integrierte SASC/TIPC, konfigurierbare Sicherheitsattribute für Speicher und interne Module/Schnittstellen, um den Zugriff auf nicht sicheren Code zu verhindern
  • Ermöglicht Firmware-Signaturmechanismus für sicheres Booten/Upgrade
  • Mit Firmware-Verschlüsselung für erhöhte Codesicherheit
Cookies helfen uns bei der Bereitstellung des Schachcomputer.info Wiki. Durch die Nutzung des Schachcomputer.info Wiki erklärst du dich damit einverstanden, dass wir Cookies speichern.