Zum Inhalt springen

CXG Portachess II: Unterschied zwischen den Versionen

aus Schachcomputer.info Wiki, der freien Schachcomputer-Wissensdatenbank
Keine Bearbeitungszusammenfassung
Achimp (Diskussion | Beiträge)
KKeine Bearbeitungszusammenfassung
Zeile 10: Zeile 10:
| Takt = 0,4 Mhz
| Takt = 0,4 Mhz
| RAM = 80 Byte
| RAM = 80 Byte
| ROM = 2 KB
| ROM = 2,7 KB
| Bibliothek = keine
| Bibliothek = keine
| Programmierer = [[Taylor, Mark]]; [[Levy, David]]
| Programmierer = [[Taylor, Mark]]; [[Levy, David]]

Version vom 30. Dezember 2013, 22:01 Uhr

CXG Portachess II (CXG-223)
STAMMDATEN
Hersteller CXG
Markteinführung 1984
CElo 849
Programmierer Taylor, Mark; Levy, David
Einführungspreis
HARDWARE & TECHNIK
Prozessor / Typ HD44801 / Singlechip, 4 Bit
Takt RAM ROM
0,4 Mhz 80 Byte 2,7 KB
SPIELSTUFEN (ZEITEN & MODI)
30s 60s 30m 60m Turnier Analyse
16
BEDIENUNG & AUSSTATTUNG
Bibliothek keine
Spielstufen (Anzahl) 16
Ein- / Ausgabe Stecksensorbrett / Rand-LED
Display keins
PHYSISCHE DATEN & SONSTIGES
Stromzufuhr 9V-Block und 9V-Netzteil
Maße
Verwandt CXG Portachess, Schneider MK7, CXG Computachess IV
16 Spielstufen zw. 5-45 Sek.
Der Portchess II enthält dasselbe Programm wie der CXG Portachess. 1992 wurde er erneut ohne Softwareänderung und im selben Gehäuse auf den Markt gebracht.
Cookies helfen uns bei der Bereitstellung des Schachcomputer.info Wiki. Durch die Nutzung des Schachcomputer.info Wiki erklärst du dich damit einverstanden, dass wir Cookies speichern.